����́A���ꂩ��̌��C���^�[�R�l�N�g�ɋ��߂���w�W�ɂ��ĉ������B
�@AI�^ML�^HPC�i�l�H�m�\�^Machine Learning�^High Performance Computing�j�̐V���������𐄐i����Composable Disaggregated System�̎����Ɍ��Z�p�̊�^�����҂���Ă���B�O��́uCXL�^UCIe����l������C���^�[�R�l�N�g�Z�p�v�ŏq�ׂ��ACompute Express Link�iCXL�j�₻����x����Universal Chiplet Interface Express�iUCIe�j�Ƃ������W�����ɓK�������C���^�[�R�l�N�g�����҂���Ă���B����͏��^�E���W�ρA�����d�́A��x���Ȃǂ��v������邪�A�ŋ߂̓C���^�[�R�l�N�g�ŗL�̎w�W�ŕ]�������悤�ɂȂ��Ă���B
�@����́A���C���^�[�R�l�N�g�̏d�v�Ȏw�W�Ɋւ��čl�@���Ă݂����B
�@�ȑO�ɏq�ׂ��悤�ɁA���C���^�[�R�l�N�g�͐V����Ƃ����킯�ł͂Ȃ��B1990�N��ɂ́AParallel�i����j���`���̌����J��������オ�����B���E���̂��܂��܂ȋ@�ւ��A12�`�����l���i�A���C�j���W���[���Ɋւ��錤�����ʂ�i�\�����B
�@�Ƃ��낪2000�N����A10Gbit/s Ethernet��Parallel����Serial�i����j�U��q���U��ꂽ�BSerializer�^De-serializer�iSERDES�j��ASIC�ɓ�������AIC�̔�����PCB�i�v�����g��j�̍����g�ᑹ�����ɂ��SERDES�̍�������������x���Ă����B
�@2010�N�ɂ͂���ɉ����ASerial�M����g�����d�iWDM�FWavelength Division Multiplexing�j���邱�ƂŃt�@�C�o�[������̓`���e�ʂ��g�傷��������Z�����ł��̗p���ꂽ�B�e���R����DWDM�iDense WDM�j�����ɑ��A���x�����K�v�Ƃ��Ȃ�CWDM-4�i4-ch Coase WDM�j�����ɂ��A��R�X�g��B�������B�܂��A100m���x�ł�VCSEL�^MMF�iVertical Cavity Surface Emitting Laser�^Multi-Mode Fiber�j�̋�ԑ��dSDM-4�i4-ch Space Division Multiplexing�j���̗p���ꂽ�B
�@�����č��A�V�X�e���̗v����4-ch����16-ch�ȏ�̑��`�����l�����iLarge scale parallel�j�Ɍ������Ă���B���`�����l�����K�v�ɂȂ��Ă����̂́A���Ⴂ�̑��|�[�g�l�b�g���[�N�ڑ��iHigh Radix�j�ƍ�����e�ʐڑ��̗v�����o�Ă������炾�B������̃f�[�^�Z���^�[�ł́A�c��ȃf�[�^�A�N�Z�X�̎������K�{������ł���B
�@���|�[�g���Ɋւ��ẮA�Ⴆ�ŐV��51.2T�̃X�C�b�`IC���g�p�����100Gbit/s��512��Node���Ȃ������l�b�g���[�N�iRadix 512�j���\�ɂȂ�B�����Front-Panel Pluggable Transceiver��p����Radix 32����16�{���̃|�[�g�������l�b�g���[�N�X�C�b�`���\�ƂȂ�BHigh Radix Switch��p�����One Hop�i1�̃X�C�b�`IC�o�R�j�ɂ��A��x���iLow Latency�j�̃l�b�g���[�N�������ł���B�������A���|�[�g���K�v�ȑ�K�̓V�X�e���ł̓N���b�N�̓����Ɋւ��čH�v���K�v���ƍl���Ă���B
�@������e�ʂ̐ڑ��Ɋւ��ẮATB/s�i8Tbit/s�j���̑����p�C�v���\���BGPU�Ԃ�ACPU�^GPU�Ԃ�ڑ�����NVIDIA�̋Z�p�uNVLink�v�́A2�{��100Gbit/s�̓d�C�����M����Sub-link�ƌĂсA�o����Sub-Link��Link���\������B����Link��18�{���ˁA���v100Gbit/s��72�i4�~18�j�{�g�p���āAbi-section��900GB/s��B�����Ă���B
�@��N�i2022�N�j���J���ꂽPCIe Gen 6.0�ł́A�S��d64Gbit/s �~ 16 =128GB/s�Abi-section���Z�ł�256GB/s�ɂȂ�BLane����4�{��64�Ɋg���\�ł���A����ɁA���x��2�{�ɂȂ�PCIe Gen 7.0�̕W���������ݐi�s���ł���B
�@������e�ʂ��������Ă������Z�p��p����Abi-section��2TB/s�����i�S��d��1TB/s�j�������\�ɂȂ�ƍl���Ă���B�g�����d�iWDM�j���ԑ��d�iSDM�j�Ƃ�����Parallel���`���Ɍ��������d���Z�p���K�v�ɂȂ邩������Ȃ��B
�@���āA���̂悤��Parallel�`������{�Ƃ�����C���^�[�R�l�N�g�ɂ����ẮA���Z�p�ɂƂ��ĐV�����w�W��������Ă���B�{�A�ڂ̑�20��u�R���i���̌�������悤�₭�n���A���Z�p�̐V�����������Ă����v�ł��������A�V����Figure of Merit�iFOM�j���B
�@Gbit/s/mm��pJ/bit�Ŋ������w�W�ŁA2019�N�ɕ�DARPA�i���h���������v��ǁj��G. Keeler�ɂ�莦����A�w��̔��\�Ȃǂł������̐l�����p���Ă���B�}1�ɂ���������B�����͋����ŁA�p�b�P�[�W���iIn-package�j�A�p�b�P�[�W�ԁiOn-Board�j�ƃ{�[�h�ԁiOff-Board�j�ɕ����Ă���B�c���͎w�W�iFOM�j�ŁA�ΐ����d�C�A�������s�̌��Z�p�������B����ɂ��ADisaggregated Compute System�Ŏ�v�ƂȂ�Off-Board�̈��1m���琔�\���[�g���ɃM���b�v������A���̃\�����[�V���������߂��Ă���B����ɁA������On-Board �̈�̃u���[�N�X���[�����҂���Ă���B�}1�ł����A�s���N�̃��C�����邢�͂��̏����������Ƃ������Ƃ��B
�@���y�[�W����A���̎w�W�ɉ����Ėڎw���ׂ����C���^�[�R�l�N�g�̉������ׂ��ۑ���l�@����B
Copyright © ITmedia, Inc. All Rights Reserved.